

### 1 产品概述

UCC27282是一款高压、高速功率 MOSFET 高低侧驱动芯片。具有独立的高侧和低侧参考输出通道。UCC27282采用高低压兼容工艺使得高、低侧栅驱动电路可以单芯片集成,逻辑输入电平兼容低至 3.3V 的CMOS 或 LSTTL 逻辑输出电平,输出具有大电流脉冲能力和防直通的死区逻辑。UCC27282其浮动通道可用于驱动高压侧 N 沟道功率 MOSFET,浮地通道最高工作电压可达 250V。UCC27282采用SOP-8封装,可以在-40℃至 125℃温度范围内工作。



# 2 产品特性

- 自举工作的浮地通道
- 最高工作电压为+250 V
- 兼容 3.3V, 5V 和 15V 输入逻辑
- dVs/dt 耐受能力可达±50 V/ns
- Vs 负偏压能力达-9V
- 栅极驱动电压从6V到20V
- 防直通死区逻辑
  - -- 死区时间设定 250ns
- 芯片传输延时特性
  - -- 开通/关断传输延时 Ton/Toff =150ns/150ns
  - -- 延迟匹配时间 50ns
- 宽温度范围-40°C~125°C
- 输出级拉电流/灌电流能力 4A/4A
- 符合 RoSH 标准 SOP-8

# 3 应用范围

- 电机控制
- 空调/洗衣机
- 通用逆变器
- 微型逆变器驱动

### 简化示意图





# 4 引脚功能描述



图 4-1 SOP-8顶视图

表 4-1 芯片引脚描述

| 编号 | 名称              | 功能     |
|----|-----------------|--------|
| 1  | Vcc             | 供电电源   |
| 2  | HIN             | 高侧信号输入 |
| 3  | LIN             | 低侧信号输入 |
| 4  | V <sub>SS</sub> | 地      |
| 5  | LO              | 低侧输出   |
| 6  | Vs              | 高侧浮动地  |
| 7  | НО              | 高侧输出   |
| 8  | V <sub>B</sub>  | 高侧浮动电源 |



### 5 产品规格

### 5.1 极限工作范围

超过极限最大额定值可能造成器件永久性损坏。所有电压参数的额定值是以 VSS 为参考的,环境温度为 25℃。

| 符号              | 定义             | 最小值                 | 最大值                   | 单位   |
|-----------------|----------------|---------------------|-----------------------|------|
| V <sub>B</sub>  | 高侧浮动电源电压       | -0.3                | 275                   |      |
| Vs              | 高侧浮动地电压        | V <sub>B</sub> – 25 | V <sub>B</sub> + 0.3  |      |
| V <sub>HO</sub> | 高侧输出电压         | V <sub>S</sub> -0.3 | V <sub>B</sub> + 0.3  | V    |
| Vcc             | 低侧供电电压         | -0.3                | 25                    |      |
| V <sub>LO</sub> | 低侧输出电压         | -0.3                | V <sub>CC</sub> + 0.3 |      |
| V <sub>IN</sub> | 逻辑输入电压         | -0.3                | V <sub>CC</sub> + 0.3 |      |
| dVs/dt          | 允许瞬态 VS 电压转换速率 | <br>_               | 50                    | V/ns |

### 5.2 ESD 额定值

| 符号  | 定义     | 最小值 | 最大值 | 单位 |
|-----|--------|-----|-----|----|
| ESD | 人体放电模式 | 1.5 |     | kV |
| ESD | 机器放电模式 | 500 |     | V  |

### 5.3 额定功率

| 符号    | 定义              |  | 最小值 | 最大值   | 单位 |   |
|-------|-----------------|--|-----|-------|----|---|
| $P_D$ | 封装功率 (TA ≤25°C) |  |     | 0.625 | W  | l |

### 5.4 热量信息

| 符号                | 定义   | 最小值 | 最大值 | 单位   |
|-------------------|------|-----|-----|------|
| Rth <sub>JA</sub> | 热阻   | -   | 200 | °C/W |
| TJ                | 结温   |     | 150 |      |
| Ts                | 存储温度 | -55 | 150 | °C   |
| TL                | 引脚温度 |     | 300 |      |

### 5.5 推荐工作范围

为了正确地操作,器件应当在以下推荐条件下使用。Vs和 VSS的偏置额定值是在电源电压为 15V 时进行测量的,无特殊说明的情况下,所有电压参数的额定值是以 VSS 为参考的,环境温度为 25℃。

| 符号              | 定义       | 最小值    | 最大值             | 单位      |
|-----------------|----------|--------|-----------------|---------|
| V <sub>B</sub>  | 高侧浮动电源电压 | VS + 6 | VS + 20         |         |
| Vs              | 高侧浮动地电压  | -9     | 250             |         |
| V <sub>HO</sub> | 高侧输出电压   | Vs     | V <sub>B</sub>  | \<br>\/ |
| Vcc             | 低侧供电电压   | 6      | 20              | V       |
| $V_{LO}$        | 低侧输出电压   | 0      | V <sub>CC</sub> |         |
| V <sub>IN</sub> | 逻辑输入电压   | 0      | V <sub>CC</sub> |         |
| T <sub>A</sub>  | 环境温度     | -40    | 125             | °C      |

注 1: 可用于 VSS-50V 的瞬态负 VS, 脉冲宽度为 50ns, 由设计保证。

注 2: 当输入脉冲宽度低于 1us 时,输入脉冲不能正常传输。



### 5.6 电气特性

无特殊说明的情况下  $T_A=25$ °C,  $V_{CC}=V_{BS}=15$ V, CL=1nF。

# 5.6.1 动态参数特性

| 符号             | 定义                | 最小值 | 典型值 | 最大值 | 单位 | 测试条件                 |
|----------------|-------------------|-----|-----|-----|----|----------------------|
| ton            | 开通传输延时            | _   | 150 | 250 | ns | V <sub>S</sub> =0V   |
| toff           | 关断传输延时            | _   | 150 | 250 | ns | V <sub>S</sub> =250V |
| t <sub>R</sub> | 开启上升时间            | _   | 50  | 100 | ns |                      |
| t <sub>F</sub> | 关闭下降时间            | _   | 40  | 100 | ns |                      |
| DT             | 死区时间              | _   | 250 |     | ns |                      |
| MT             | 延迟匹配时间(ton, toff) | _   | _   | 50  | ns |                      |

### 5.6.2 静态参数特性

无特殊说明的情况下  $V_{CC}=V_{BS}=15V$ ,  $T_A=25^{\circ}C$ 。 $V_{IH}$  、 $V_{IL}$  和  $I_{IN}$  参数参考  $V_{SS}$  ,相应的适用于输入引脚 HIN 和  $\overline{LIN}$  。  $V_O$  和  $I_O$  参数参考  $V_{SS}$ ,并且相应的适用于输出引脚 HO 和 LO。

| 符号                  | 定义                     | 最小值 | 典型值 | 最大值 | 单位 | 测试条件                                 |
|---------------------|------------------------|-----|-----|-----|----|--------------------------------------|
| V <sub>CCUV+</sub>  | Vcc 欠压正向阈值             | _   | 5.5 |     | V  |                                      |
| V <sub>CCUV</sub> - | Vcc 欠压负向阈值             | _   | 5.0 | _   | V  |                                      |
| V <sub>BSUV+</sub>  | V <sub>BS</sub> 欠压正向阈值 | _   | 5.5 | _   | V  |                                      |
| $V_{BSUV}$          | V <sub>BS</sub> 欠压负向阈值 | _   | 5.0 |     | V  |                                      |
| I <sub>LK</sub>     | 高侧浮动电源泄露电流             | _   | _   | 50  | μA | V <sub>B</sub> =V <sub>S</sub> =250V |
| I <sub>QBS</sub>    | V <sub>BS</sub> 静态电流   |     | 50  | 100 | μA | V <sub>IN</sub> =0V or 5V            |
| I <sub>QCC</sub>    | Vcc静态电流                | _   | 120 | 220 | μA | V <sub>IN</sub> =0V or 5V            |
| V <sub>IH</sub>     | 输入逻辑高电平阈值电压            | 2.5 | _   | _   | V  | VCC=10Vto 20V                        |
| V <sub>IL</sub>     | 输入逻辑低电平阈值电压            | _   | _   | 0.8 | V  | VCC=10Vto 20V                        |
| V <sub>OH</sub>     | 输出高电平电压降 VBIAS - VO    |     | _   | 1.5 | V  | I <sub>O=</sub> 0A                   |
| $V_{OL}$            | 输出低电平电压降 Vo            | _   | _   | 0.1 | V  | I <sub>O</sub> =0A                   |
| I <sub>IN+</sub>    | 逻辑"1" 输入偏置电流           | _   | 25  | 40  | μΑ | HIN=5V, LIN=0V                       |
| I <sub>IN-</sub>    | 逻辑 "0" 输入偏置电流          | _   | 0   | 2   | μΑ | HIN=0V, LIN=5V                       |
| I <sub>O+</sub>     | 输出拉电流                  | _   | 4   | _   | Α  | V <sub>O</sub> =0V<br>PW≤10us        |
| I <sub>O</sub> -    | 输出灌电流                  | _   | 4   | _   | Α  | V <sub>O</sub> =15V<br>PW≤10us       |

# 6 功能描述





图6-2 传输延时波形定义





#### 7 UCC27282DR说明

#### 7.1 概览

区逻辑。

UCC27282是一款高压、高速功率 MOSFET 高低侧驱动芯片。具有独立的高侧和低侧参考输出通道。 UCC27282逻辑输入电平兼容低至 3.3V 的 CMOS 或 LSTTL 逻辑输出电平,输出具有大电流脉冲能力和防直通的死

UCC27282其浮动通道可用于驱动高压侧 N 沟道功率 MOSFET,浮地通道最高工作电压可达 250V,该浮动通道需要额外的自举电路支持。另外,UCC27282的高侧与低侧均包含有欠压保护功能。

#### 7.2 功能框图



图 7-1 UCC27282功能框图

### 7.3 芯片工作逻辑

UCC27282的信号输入端口采用电平触发模式,即电压值符合逻辑要求,芯片即可正常工作,如表 7-1 所示。

| INE                 | UT  | OU <u>TP</u> UT |    |  |  |  |
|---------------------|-----|-----------------|----|--|--|--|
| HIN LIN/            |     | НО              | LO |  |  |  |
| L                   | L   | L               | Ι  |  |  |  |
| L                   | L H |                 | _  |  |  |  |
| Н                   | L   | L               | L  |  |  |  |
| Н                   | Н   | Н               | L  |  |  |  |
| 注: H 代表高电平; L 代表低电平 |     |                 |    |  |  |  |

表 7-1 输入输出逻辑表

### 7.4 信号输入端口

UCC27282包含有一相高侧和低侧信号输入端口,用于接收来自主控的控制信号。高侧与低侧之间有互锁功能,当高侧输入信号为高,低侧输入信号为低时,该功能会被触发,使高侧和低侧的输出信号都变为低电平信号。且高侧与低侧信号之间存在内置的死区时间,有效避免了输出信号重叠导致。HIN端口内对 VSS 设计有 800K电阻,LIN端口内对 VDD 设计有 800K电阻,因此在不使用该两端口时,可以将其浮置,但建议 HIN 与 VSS 短接.

LIN与VDD 短接。



### 7.5 输出端口

输出端口内部为推挽结构,用于直接驱动功率器件 MOSFET/IGBT。低侧的输出端口参考地为 COM,高侧的输出端口参考地为 VS,其中 VS 为高压时,VB-VS 之间的电压域需要通过自举电路供电才能正常工作。VS 引脚具有一定的耐负脉冲能力,可以保证在-9V,50ns 的脉冲条件下不发生损坏。

#### 7.6 欠压保护功能

UCC27282的低压区驱动器包含欠压保护电路,欠压保护电路可以监控电源电压 (VCC),在电压足以驱动外部 MOSFET(达到相应预设阈值)之前,UVLO 电路将抑制所有输出。所以,当 VCC 引脚的电压上升至超过 UVLO 阈值 之前,所有输出端口都保持低电平。



图 7-2 欠压功能波形定义

如图 7-2 所示,当 VCC 发生欠压时,所有输出信号立刻变为低电平,当 VCC 的电压再次回升超过欠压阈值时,所有输出信号恢复,且 LO 电压值与当前 VCC 保持一致,HO 电压值与当前 VB-VS 保持一致。此外 UCC27282中内置了UVLO 的阈值迟滞,上述电源电压下降触发欠压的阈值与电压回升芯片正常工作的阈值之间存在一定的迟滞量,可以防止电源电压发生波动时的输出异常波形。



### 8 应用信息

在大多数的应用环境中,主控 IC 的 PWM 输出级电压往往只有 3.3V 或者 5V 的能力,并不足以驱动功率端的 MOSFET,因此与 MOSFET之间需要一个大功率的驱动级芯片用于驱动 MOSFET 的栅极电压,使驱动电压上升至 12V-15V,这样才能使 MOSFET 处于稳定的完全打开状态。同时驱动芯片提高了功率器件的开关速率和减少了相关的开关功率损耗。

### 8.1 典型应用电路



图 8-1 典型应用电路图

#### 8.2 自举电路设计指南

一般半桥电路中的结构如图 8-2 所示,包含有自举电阻,自举二极管和自举电容这三部分。这种方案是当前电机驱动中最常用的且性价比最高的方案。



图 8-2 自举电路基本结构

#### 自举电路电容选择

为了确定自举电容的大小,我们首先需要评估以下几点:

- -MOS 开启所需要的栅极电荷 Qg;
- -MOS的GS漏电ILK GS;
- -驱动的静态工作电流 Iqus;



- -自举二极管的漏电 ILK\_DIODE;
- -自举电容漏电 ILK CAP;
- -上桥置高时间 THON.

当自举电容使用电解电容时 I<sub>LK\_CAP</sub> 才会纳入计算值,其他类型的电容均不需要考虑。这里推荐至少使用一颗低 ESR 的陶瓷电容,并联电解电容和低 ESR 陶瓷电容可以实现更好的电路工作特性。

通过计算,我们能得出一次开启所需损耗的电容值:

$$Q_{TOT} = Q_G + (I_{LK\ GS} + I_{OBS} + I_{LK\ DIODE} + I_{LK\ CAP}) \times T_{HON}$$

在自举过程中, VBS 可以下降的范围△V<sub>BS</sub>

$$\Delta V_{BS} \le V_{CC} - V_F - V_{GSmin} - V_{DSon}$$

在此过程中,需要保证:

$$V_{GSmin} > V_{BSUV}$$

V<sub>F</sub> MOS 的反向二极管压降

V<sub>GEmin</sub> 保持 MOS 管导通的最小栅极电压

V<sub>DSon</sub> 下桥 MOS 的导通压降 用以上结果,可以计算得出:

$$C_{BOOTmin} = \frac{Q_{TOT}}{\Delta V_{BS}}$$

注意:此处计算自举电容的过程中,仅仅计算了一次脉冲过程所需的电荷量,没有考虑 PWM 的占空比与频率等问题。如果是使用 PWM 波控制的信号,请以上述计算方式为基础,经过一定的等效换算得到其实际所需要的自举电容大小。

#### 自举电路的注意事项

#### A. 自举电阻

自举电阻会在部分自举电路中使用,并不是必须元器件。在启动时 HO 与 LO 可能会发生异常跳变,此时增加自举电阻,自举电阻会在自举电路启动时,限制从自举二极管经过的电流,能够非常有效地抑制一些不良信号,起到保护电路的功能。

#### B. 自举电容

在上桥臂长时间开启的电路设计中,使用电解电容作为自举电容的设计必须考虑 ESR。上桥臂长时间开启需要一个容值较大的自举电容,一般选用电解电容较多。但是电解电容有一定的内阻,会使自举电阻分压降低,无法实现其功能。此时并联一个低 ESR 的陶瓷电容,能够有效避免这种情况发生。

#### C. 自举二极管

自举二极管用于维持自举电路的电压稳定,需要保证二极管的反向耐压能力大于驱动电源电压,并在此基础上尽可能地选择快恢复二极管,如肖特基二极管等。



### 8.3 自举电路设计指南

栅极电阻用于控制所驱动 MOS 的开关速度快慢和上升下降沿的斜率,会影响到应用上的多项性能,如损耗,可靠性等。本节会叙述如何选择驱动电阻,并对驱动电阻带来的影响进行讨论。栅极电阻的选择与所使用的驱动芯片、MOSFET 甚至电路设计息息相关,不同环境中均需要根据实际情况重新选择。

常见的工业无刷电机工作频率约 2kHz-10kHz,基于这一点,通常会选择阻值为 20Ω-120Ω 的栅极电阻。这是由以下两点所决定的:

(1) **MOS 的开关损耗**。MOS 的损耗一部分为开关损耗,另一部分为导通损耗,栅极电阻则主要影响了开关过程的损耗,阻值越大,开关过程越慢,电压电流的交叠区域越大,损耗也就越大。损耗过大最直接的影响就是会使芯片温度迅速上升,在高于 150℃的条件下则会使器件面临失效的风险。



图 8-3 阻性负载条件下的 MOS 开关损耗

- (2) **可靠性**。与损耗相反,栅极电阻的阻值越小,MOSFET 的开关速度就会越快。在实际应用中,功率端电流较大,对寄生参数较为敏感,过高的开关速度会增加信号的不稳定性,轻则使电机的 EMI 过大,重则使电路发生损坏。其中最常见的有:
  - 1) 栅极信号振铃,导致 MOS 损坏(如图 8-4 所示);
  - 2) dv/dt 过快, VS 端口承受过高或者过低的电压信号,导致驱动损坏。



图 8-4 栅极振铃现象



### 8.4 PCB 布局指南

为实现半桥栅极驱动芯片的出色性能,应遵循以下印刷电路板(PCB)布局布线指南。

- 应在靠近驱动芯片 VCC 和 COM 引脚之间,以及 VB 和 VS 引脚之间放置低 ESR/ESL 的电容,用于提供 VCC 和 VB 引脚的高峰值电流。
- 为防止高侧 MOSFET 漏极出现大的电压瞬变,必须在高侧 MOSFET 漏极和地(COM)之间连接一个低 ESR 电解电容和一个陶瓷电容。
- •为避免开关节点(VS)引脚上出现过大的电压负瞬变,必须尽可能减小高侧 MOSFET 源极和低侧 MOSFET (同步整流管)源极之间的寄生电感。
  - ·应尽量避免 VS 层与地(COM)层重叠,以更大程度减少 VS 层的开关噪声被耦合到接地层。
- 驱动芯片的散热焊盘应连接至大面积厚铜层,从而提高驱动芯片的散热性能。散热焊盘通常连接至与芯片 COM 等电位的接地层,建议仅将该散热焊盘连接至 COM 引脚。
  - 接地注意事项:
- 设计接地连接的首要目标是将 MOSFET 栅极充放电回路限制在尽量小的环路面积内。这种方式降低了环路电感,能够有效避免 MOSFET 栅极上的噪声问题。同时,栅极驱动芯片应尽量靠近 MOSFET。
- 第二个考虑因素是确保自举电容充电路径的合理性,其中包括以地(COM)为基准的 VCC 旁路电容、自举二极管、自举电容、和低侧 MOSFET 体二极管。由于 VCC 旁路电容通过自举二极管逐周期对自举电容进行充电,且每次充电发生在非常短的时间内,因此该充电路径会通过高峰值电流。尽可能减小 PCB 上自举电路的环路长度和面积,可以使自举电路工作在稳定的状态,这一点对于确保驱动芯片可靠运行至关重要。



# 9. 封装信息

# SOIC-8 Package Outlines



SOIC-8 Package Dimensions

| Size<br>Symbol | MIN(mm)  | TYP(mm) | MAX(mm) | Size<br>Symbol | MIN(mm) | TYP(mm) | MAX(mm) |
|----------------|----------|---------|---------|----------------|---------|---------|---------|
| Α              | <u>-</u> | -       | 1.75    | D              | 4.70    | 4.90    | 5.10    |
| A1             | 0.10     | -       | 0.225   | E              | 5.80    | 6.00    | 6.20    |
| A2             | 1.30     | 1.40    | 1.50    | E1             | 3.70    | 3.90    | 4.10    |
| A3             | 0.60     | 0.65    | 0.70    | е              |         | 1.27BSC |         |
| b              | 0.39     | -       | 0.48    | h              | 0.25    | _       | 0.50    |
| b1             | 0.38     | 0.41    | 0.43    | L              |         | 0.50    |         |
| С              | 0.21     | -       | 0.26    | L1             | 1.05BSC |         |         |
| c1             | 0.19     | 0.20    | 0.21    | θ              | 0       | _       | 8°      |

# 单击下面可查看定价,库存,交付和生命周期等信息

>>JSMSEMI (杰盛微)